TY - Jour A2 - Kalomiros,John Au - Fang,Xin Au - Ioannidis,Stratis Au - LeeSer,Miriam Py - 2019 Da - 2019/12/06 Ti - Sifo:使用FPGA的安全计算基础架构Sp-1439763 VL - 2019 AB- 由于个人数据的巨大收集和采矿,安全功能评估(SFE)最近受到了关注,但由于其较大的计算成本,因此仍然不切实际。乱码电路(GC)是实现SFE的协议,该SFE可以评估可以表示为布尔电路的任何功能,并在保持每个方输入私有的同时获得结果。最近的进展导致软件中的乱码电路实现激增,适用于各种不同的任务。然而,这些实现效率低下,因此GC不被广泛使用,特别是对于大问题。该研究使用FPGA的异构计算平台调查,实现和评估安全计算生成。我们设计并实施了SIFO:使用FPGA叠加层安全计算基础架构。与传统的FPGA设计不同,采用粗粒覆盖架构,支持映射太大而无法映射到单个FPGA的问题。提供的主机工具包括SFE问题生成器,解析器和自动主机代码生成。我们的设计允许重新调整FPGA来评估不同的SFE任务,而无需重新编程并完全探索任何GC问题的并行性。 Our system demonstrates an order of magnitude speedup compared with an existing software platform. SN - 1687-7195 UR - https://doi.org/10.1155/2019/1439763 DO - 10.1155/2019/1439763 JF - International Journal of Reconfigurable Computing PB - Hindawi KW - ER -